Synopsy公司日前宣布,海思半導體(前身是華為技術公司ASIC設計中心),采用了Synopsys的Galaxy設計平臺作為130納米設計的主要IC設計流程。海思目前面對的重大競爭性挑戰之一是,降低其先進、高速設計方案的功耗。Synopsys的Galaxy平臺為海思提供了為全面的低功耗解決方案,提高了其低功耗的設計能力。
海思半導體副總裁艾偉表示:“毫無疑問,低功耗限制是當今消費電子應用類IC設計中的制約因素,也是每個項目成功的決定性要素。通過在從RTL至GDSII的整個設計過程中采用Synopsys的Galaxy低功耗流程,我們能夠充分解決目前強大市場壓力下的低功耗設計挑戰。我們很高興能夠進一步擴展自己與Synopsys的戰略合作伙伴關系,并有信心通過合作讓我們的設計能力再上一個新臺階。”
據介紹,海思半導體的設計實現流程基于Synopsys的Galaxy產品,其中包含Design Compiler RTL綜合解決方案、JupiterXT物理布局解決方案、Physical Compiler和Astro物理實現解決方案、Power Compiler多電壓功耗管理解決方案、Star-RCXT寄生參數提取解決方案和PrimeTime SI靜態時序簽核解決方案。
Synopsys公司設計實現集團的副總裁兼總經理Antun Domic說道:“海思半導體采用Synopsys的Galaxy平臺,這清楚地表明了客戶對我們取得的出色業績的認可。低功耗方面的特性已經成為一項關鍵的產品差異化因素。我們將繼續與客戶展開合作,提高他們的競爭力。”